Teknoloji dünyasının devlerinden AMD, yeni nesil EPYC Venice işlemcileriyle göz dolduruyor. Bu yeni nesil işlemcilerin temelini oluşturan Zen 6C çekirdeklerinin ve diğer bileşenlerin detaylı analizleri, teknoloji severlerin ilgisini çekecek bulgular ortaya koyuyor.
AMD EPYC Venice "Zen 6C": Çekirdek Sayısı ve Boyutlarda Büyük Artış
CES 2026'da tanıtılan EPYC Venice işlemciler, AMD'nin yeni Zen 6 çekirdek mimarisine dayanıyor. Bu yeni mimari, önceki nesillere kıyasla çekirdek sayısı, performans ve verimlilik açısından önemli bir sıçrama vadediyor. Ayrıca, EPYC Venice, TSMC'nin 2 nanometre (nm) üretim teknolojisini kullanan ilk veri merkezi işlemcisi olma özelliğini taşıyor.
EPYC Venice işlemciler, yapısal olarak 8 adet Zen 6C işlemci yongası (CCD) ve iki adet Giriş/Çıkış (IO) yongasından oluşuyor. Bu yapıya ek olarak yönetim denetleyicileri gibi daha küçük çipletler de bulunuyor. AMD, EPYC Venice ile birlikte performans ve verimlilikte %70'in üzerinde bir artış ve iş parçacığı yoğunluğunda %30'dan fazla iyileşme bekliyor. Standart 192 çekirdekli "Zen 6" versiyonları ise her biri 12 Zen 6 çekirdeği barındıran 16 adet CCD ve toplamda 768 MB L3 önbellek ile gelecek.
Ancak EPYC Venice'in asıl dikkat çekici yönlerinden biri, çekirdek sayısındaki ikiye katlanma. Zen 6C CCD'ler, 32 adet "Zen 6C" çekirdeği ile önceki nesil Zen 5C CCD'lerdeki 16 çekirdeği geride bırakıyor. Her bir Zen 6C CCD, 128 MB L3 önbellek ile toplamda 1024 MB L3 önbelleğe sahip. Standart Zen 6 CCD'ler ise 12 çekirdek ve yonga başına 48 MB L3 önbellek sunacak.
Boyutlar açısından bakıldığında, EPYC Venice'deki her bir Zen 6C CCD, yaklaşık 155 mm²'lik bir alan kaplıyor. Bu, 85 mm² civarındaki Zen 5C CCD'lere göre neredeyse iki katına denk geliyor. Zen 6C CCD'ler, TSMC'nin N2P üretim teknolojisiyle üretilirken, Zen 5C CCD'ler TSMC'nin N3E teknolojisini kullanıyordu. Bu, nesiller arası %82.3'lük bir yonga boyutu artışı anlamına geliyor, ancak bu artış daha fazla çekirdek ve daha büyük bir önbellekle dengeleniyor.
EPYC Venice işlemciler, bellek denetleyicileri, PCIe denetleyicileri ve yapay zeka hızlandırıcıları gibi diğer bileşenleri barındıran iki adet devasa IO yongasıyla da dikkat çekiyor. Bu Venice IO yongaları, TSMC'nin N6 üretim teknolojisine dayanıyor ve her biri yaklaşık 375 mm²'lik bir alana sahip. Önceki nesil EPYC Turin işlemcilerde ise aynı N6 teknolojisiyle üretilmiş tek bir 426 mm²'lik IO yongası bulunuyordu.
AMD EPYC Venice ve Turin Karşılaştırması
Zen 6C CCD: 32 Çekirdek = ~155 mm² (N2)
Zen 5C CCD: 16 Çekirdek = ~85 mm² (N3E)
Venice IO Yongası: ~375 mm² (N6) x 2
Turin IO Yongası: ~426 mm² (N6) x 1
EPYC Venice (Zen 6C ile): 256 Çekirdek / 512 İş Parçacığı / 8 CCD'ye Kadar / 1024 MB L3
EPYC Turin (Zen 5C ile): 192 Çekirdek / 384 İş Parçacığı / 12 CCD'ye Kadar / 384 MB L3
EPYC Venice (Zen 5 ile): 96 Çekirdek / 192 İş Parçacığı / 8 CCD'ye Kadar / 384 MB L3
EPYC Turin (Zen 5 ile): 96 Çekirdek / 192 İş Parçacığı / 16 CCD'ye Kadar / 384 MB L3
Her biri 375 mm²'lik iki IO yongasıyla, yalnızca IO işlemleri için toplam 750 mm²'lik bir alan ayrılmış durumda. Bu iki IO yongasının eklenmesi, AMD'nin yeni nesil EPYC veri merkezi platformlarının IO yeteneklerini büyük ölçüde geliştireceğini gösteriyor. Genel olarak, AMD EPYC Venice işlemciler, devasa hesaplama gücü sunarak Intel'in 18A üretim teknolojisine dayanan Diamond Rapids işlemcileriyle rekabet edecek. Bu işlemcilerin 256 ve 192 çekirdekli versiyonlarda sunulması bekleniyor.